preguntas abiertas vhdl

2
PREGUNTAS ABIERTAS 1.-¿Qué significa SSI, MSI y VLSI? Pequeña escala de integración, mediana escala de integración y muy alta escala de integración. 2.-¿En que se clasifican los PLD ? En PROM – Programmable Read Only Memory ( Memoria programable de solo lectura), en PLA – Programmable Logic Array (Arreglo lógico programable), en PAL – Programmable Array Logic (Logica de arreglos programables), en GAL – Generic Logic Array (Arreglo lógico genérico), en CPLD – Complex PLD (Dispositivo lógico programable complejo), en FPGA – Field Program Gate Array (Arreglos de compuertas programables en campo). 3.-¿Cuál es la diferencia de los dispositivos PROM, PLA, PAL y GAL entre los CPLD Y FPGA? Que los primeros están formados por arreglos o matrices que pueden ser fijos o programables mientras que los CPLD Y FPGA se encuentran estructurados mediante bloques lógicos configurables y celdas lógicas de alta densidad. 4.-¿Cómo se encuentran formadas los dispositivos PROM, PLA Y PAL? Los tres dispositivos tienen en común que están formadas por arreglos AND y OR, pero cada una con diferentes características, en el caso de la PROM se encuentra formada por un arreglo no programable de compuertas AND conectadas como decodificador y un arreglo programable OR. El dispositivo PLA es un PLD formado por un arreglo AND y un arreglo OR, ambos programables. Por último la PAL se encuentra formado por los arreglos AND programable y OR fijo con lógica de salida. 5.-¿Cuáles son las dos principales diferencias entre los dispositivos GAL Y PAL? En que el primero es reprogramable y contiene configuraciones de salida programables. 6.-¿Por qué se puede programar una y otra vez una GAL?

Upload: joaquin-castillo

Post on 02-Aug-2015

59 views

Category:

Documents


0 download

TRANSCRIPT

Page 1: Preguntas Abiertas Vhdl

PREGUNTAS ABIERTAS

1.-¿Qué significa SSI, MSI y VLSI?

Pequeña escala de integración, mediana escala de integración y muy alta escala de integración.

2.-¿En que se clasifican los PLD ?

En PROM – Programmable Read Only Memory ( Memoria programable de solo lectura), en PLA – Programmable Logic Array (Arreglo lógico programable), en PAL – Programmable Array Logic (Logica de arreglos programables), en GAL – Generic Logic Array (Arreglo lógico genérico), en CPLD – Complex PLD (Dispositivo lógico programable complejo), en FPGA – Field Program Gate Array (Arreglos de compuertas programables en campo).

3.-¿Cuál es la diferencia de los dispositivos PROM, PLA, PAL y GAL entre los CPLD Y FPGA?

Que los primeros están formados por arreglos o matrices que pueden ser fijos o programables mientras que los CPLD Y FPGA se encuentran estructurados mediante bloques lógicos configurables y celdas lógicas de alta densidad.

4.-¿Cómo se encuentran formadas los dispositivos PROM, PLA Y PAL?

Los tres dispositivos tienen en común que están formadas por arreglos AND y OR, pero cada una con diferentes características, en el caso de la PROM se encuentra formada por un arreglo no programable de compuertas AND conectadas como decodificador y un arreglo programable OR. El dispositivo PLA es un PLD formado por un arreglo AND y un arreglo OR, ambos programables. Por último la PAL se encuentra formado por los arreglos AND programable y OR fijo con lógica de salida.

5.-¿Cuáles son las dos principales diferencias entre los dispositivos GAL Y PAL?

En que el primero es reprogramable y contiene configuraciones de salida programables.

6.-¿Por qué se puede programar una y otra vez una GAL?

Porque usan tecnología E2CMOS (Ellectrically Erasable CMOS : CMOS borrable eléctricamente), en lugar de tecnología bipolar y fusibles.

7.-¿Cómo también se le llama a los bloque lógicos?

Celdas generadoras de funciones.

8.-¿Qué significa PALASM y cuáles son sus características?

PAL Assemble ( ensamblador de PAL), creado por la compañía Advanced Micro Devices(AMD), desarrollado únicamente para aplicaciones con dispositivos PAL, acepta el formato de ecuaciones booleanas y utiliza cualquier editor que grabe en formato ASCII.

Page 2: Preguntas Abiertas Vhdl

9.-¿Qué significa JEDEC y para que sirve?

Joint Electronic Device Engineering Council. Este archivo indica al grabador cuales fusibles fundir y cuales activar, para que luego se grabe el PLD en un grabador típico.

10.-¿En qué áreas tienen aplicaciones los CPLD Y FPGA?

En áreas como telecomunicaciones, computación, redes, medicina, procesamiento digital de señales, multiprocesamiento de datos, microondas, sistemas digitales, telefonía celular, filtros digitales programables, entre otros.