practica 5_introducción vhdl

1
ESQUEMA DE PRÁCTICAS DE LABORATORIO PROGRAMA DE AUTOMATIZACIÓN Y ELÉCTRICA Fecha de la Práctica: 1 sesión Lugar: Docente: Ing. Mario Fernando Jiménez H. Asignatura: Sistemas Digitales I Semestre: IV Jornada: Diurna Nombre de la práctica: Introducción VHDL 1. OBJETIVO GENERAL Introducir al estudiante en el lenguaje de programación VHDL, para posteriormente realizar aplicaciones estructuradas en este lenguaje y en la SPARTAN 3E. 2. DESARROLLO DE LA PRÁCTICA 2.1. ELEMENTOS O MATERIAL UTILIZADO - Software ISE Design. - Presentación introducción VHDL 2.2 PROCEDIMIENTO Revisar la presentación enviada como archivo adjunto a la práctica de laboratorio. 1. De la presentación implementar 2 de los ejercicios propuestos, con su respectiva simulación, usando el test bench para lenguaje VHDL. 2. Implementar la suma de productos resultante del la práctica de laboratorio No. 4 por medio de VHDL, y realizar la respectiva simulación utilizando el test bench. 3. EVALUACION DE RESULTADOS OBTENIDOS a) El estudiante deberá presentar un informe escrito que contenga, los procedimientos matemáticos, valores de las medidas realizadas, los diagramas y procedimiento utilizado durante la práctica. b) El Resultado de esta práctica será requisito para la realización de la siguiente práctica. 4. LOGROS QUE EL ESTUDIANTE OBTUVO EN LA PRACTICA a) Fortalecimiento sobre el manejo de software de simulación. b) Desarrollo de aplicaciones con el lenguaje de programación de VHDL.

Upload: oscar-julian-casadiego-machuca

Post on 29-Dec-2015

3 views

Category:

Documents


0 download

TRANSCRIPT

Page 1: Practica 5_Introducción VHDL

ESQUEMA DE PRÁCTICAS DE LABORATORIO PROGRAMA DE AUTOMATIZACIÓN Y ELÉCTRICA

Fecha de la Práctica: 1 sesión Lugar: Docente: Ing. Mario Fernando Jiménez H. Asignatura: Sistemas Digitales I Semestre: IV Jornada: Diurna Nombre de la práctica: Introducción VHDL 1. OBJETIVO GENERAL

Introducir al estudiante en el lenguaje de programación VHDL, para posteriormente realizar aplicaciones estructuradas en este lenguaje y en la SPARTAN 3E. 2. DESARROLLO DE LA PRÁCTICA 2.1. ELEMENTOS O MATERIAL UTILIZADO - Software ISE Design. - Presentación introducción VHDL

2.2 PROCEDIMIENTO Revisar la presentación enviada como archivo adjunto a la práctica de laboratorio. 1. De la presentación implementar 2 de los ejercicios propuestos, con su respectiva simulación, usando el test bench para lenguaje VHDL. 2. Implementar la suma de productos resultante del la práctica de laboratorio No. 4 por medio de VHDL, y realizar la respectiva simulación utilizando el test bench. 3. EVALUACION DE RESULTADOS OBTENIDOS

a) El estudiante deberá presentar un informe escrito que contenga, los procedimientos matemáticos, valores de las medidas realizadas, los diagramas y procedimiento utilizado durante la práctica.

b) El Resultado de esta práctica será requisito para la realización de la siguiente práctica.

4. LOGROS QUE EL ESTUDIANTE OBTUVO EN LA PRACTICA

a) Fortalecimiento sobre el manejo de software de simulación. b) Desarrollo de aplicaciones con el lenguaje de programación de VHDL.