electrónica 1er parcial

3
ESCUELA SUPERIOR POLITECNICA DEL LITORAL FACULTAD DE INGENIERIA EN ELECTRICIDAD Y COMPUTACIÓN ELECTRÓNICA II PRIMERA EVALUACIÓN I TÉRMINO 2008-2009 11 de Julio del 2008 NOMBRE : ___________________________________________ PARALELO : __ PROBLEMA # 1 (25 p) Se desea diseñar un amplificador basado en el circuito mostrado de tal forma que las frecuencias de corte para baja sean: f LCs = 2 Hz; f LCc =30 Hz y f LCe = 400 Hz. Para el diseño considere lo siguiente: Q 1 : β = 100 y V BE = 0.7 (V). Vcc = 24 (V); R S = 100Ω (resistencia de la fuente alterna); R L = 1 KΩ (resistencia de carga). Vc = Vcc/2 para tener igual excursión alterna máxima alrededor del punto de operación. I CQ = 4 (mA); R 1 = 4R 2 y R C = 3R E . C be = 40pF; C bc = 3pF; C ce = 1pF; C wi = 5pF y C wo = 7pF.

Upload: cristina-penafiel

Post on 14-Dec-2014

369 views

Category:

Education


1 download

DESCRIPTION

 

TRANSCRIPT

Page 1: Electrónica 1er Parcial

ESCUELA SUPERIOR POLITECNICA DEL LITORALFACULTAD DE INGENIERIA EN ELECTRICIDAD Y COMPUTACIÓN

ELECTRÓNICA II

PRIMERA EVALUACIÓN I TÉRMINO 2008-2009 11 de Julio del 2008

NOMBRE : ___________________________________________ PARALELO : __

PROBLEMA # 1 (25 p)

Se desea diseñar un amplificador basado en el circuito mostrado de tal forma que las frecuencias de corte para baja sean: fLCs = 2 Hz; fLCc=30 Hz y fLCe = 400 Hz.Para el diseño considere lo siguiente:

Q1: β = 100 y VBE = 0.7 (V). Vcc = 24 (V); RS = 100Ω (resistencia de la fuente alterna); RL = 1 KΩ (resistencia

de carga). Vc = Vcc/2 para tener igual excursión alterna máxima alrededor del punto de

operación. ICQ = 4 (mA); R1 = 4R2 y RC = 3RE. Cbe = 40pF; Cbc = 3pF; Cce = 1pF; Cwi = 5pF y Cwo = 7pF.

Calcule:a) Los valores de RC, RE, R1, R2, CS, CE y CC (17p).b) El ancho de banda del circuito (8p).

Page 2: Electrónica 1er Parcial

PROBLEMA # 2 (25 p)

Datos :

;

Encuentre:

a) Rectas de carga en DC y AC (7p).b) Potencia máxima sin distorsión en la

carga.(4p)c) Eficiencia de potencia máxima (5p)d) Potencia del transistor en eficiencia

máxima. (4p)e) Si Vip=800mv, Grafique VL, y Vec versus

el tiempo indicando valores de voltaje. (5p)

PROBLEMA # 3 (20 p)

Para el circuito mostrado:

a) Grafique rectas de carga en DC y AC. (5p)

b) Para condición de eficiencia máxima sin distorsión, calcule: VLp, potencia de entrada, potencia de salida, eficiencia y potencia de cada transistor (5p).

c) Grafique V1 y VL para condición de máxima eficiencia sin distorsión (5p).

d) Calcule la potencia máxima de cada transistor (5p).