tiposadc

6
Alumno: Garrido Castañeda Sergio Isahí Tipos de ADC Estas son las formas más comunes de la aplicación de un ADC electrónico: Un ADC de conversión directa o el flash ADC tiene un banco de comparadores de muestreo de la señal de entrada en paralelo, cada disparo de su rango de voltaje decodificado. El banco comparador alimenta un circuito lógico que genera un código para cada rango de tensión. La conversión directa es muy rápido, capaz de velocidades de muestreo gigahercios, pero por lo general tiene sólo 8 bits de resolución o menos, ya que el número de comparadores necesario, 2N - 1, se duplica con cada bit adicional, que requiere una gran, circuito caro. ADCs de este tipo tienen un gran tamaño de la pastilla, una capacitancia de entrada alta, alta disipación de potencia, y son propensos a producir fallos en la salida. La ampliación de nuevas tecnologías submicrometre no ayuda a que el desajuste dispositivo es la limitación de diseño dominante. A menudo se utilizan para comunicaciones de banda ancha, vídeo u otras señales rápidas en almacenamiento óptico. Un ADC de aproximaciones sucesivas utiliza un comparador para reducir sucesivamente un rango que contiene la tensión de entrada. En cada etapa sucesiva, el convertidor compara la tensión de entrada a la salida de un convertidor de digital interno a analógico que podría representar el punto medio de un rango de tensión seleccionado. En cada paso de este proceso, la aproximación se almacena en un registro de aproximación sucesiva. Por ejemplo, considere una tensión de entrada de 6,3 V y el rango inicial es de 0 a 16 V. Para el primer paso, la entrada de 6,3 V se compara a 8 V. Los informes de comparación

Upload: isahi-garrido

Post on 18-Nov-2015

3 views

Category:

Documents


2 download

DESCRIPTION

Tipos de ADC

TRANSCRIPT

Alumno: Garrido Castaeda Sergio Isah

Tipos de ADCEstas son las formas ms comunes de la aplicacin de un ADC electrnico: Un ADC de conversin directa o el flash ADC tiene un banco de comparadores de muestreo de la seal de entrada en paralelo, cada disparo de su rango de voltaje decodificado. El banco comparador alimenta un circuito lgico que genera un cdigo para cada rango de tensin. La conversin directa es muy rpido, capaz de velocidades de muestreo gigahercios, pero por lo general tiene slo 8 bits de resolucin o menos, ya que el nmero de comparadores necesario, 2N - 1, se duplica con cada bit adicional, que requiere una gran, circuito caro. ADCs de este tipo tienen un gran tamao de la pastilla, una capacitancia de entrada alta, alta disipacin de potencia, y son propensos a producir fallos en la salida. La ampliacin de nuevas tecnologas submicrometre no ayuda a que el desajuste dispositivo es la limitacin de diseo dominante. A menudo se utilizan para comunicaciones de banda ancha, vdeo u otras seales rpidas en almacenamiento ptico. Un ADC de aproximaciones sucesivas utiliza un comparador para reducir sucesivamente un rango que contiene la tensin de entrada. En cada etapa sucesiva, el convertidor compara la tensin de entrada a la salida de un convertidor de digital interno a analgico que podra representar el punto medio de un rango de tensin seleccionado. En cada paso de este proceso, la aproximacin se almacena en un registro de aproximacin sucesiva. Por ejemplo, considere una tensin de entrada de 6,3 V y el rango inicial es de 0 a 16 V. Para el primer paso, la entrada de 6,3 V se compara a 8 V. Los informes de comparacin que la tensin de entrada es menos de 8 V, por lo que el SAR se actualiza para reducir el rango de 0-8 V. Para el segundo paso, la tensin de entrada se compara a 4 V. El comparador reporta el voltaje de entrada est por encima de 4 V, por lo que el SAR se actualiza para reflejar la tensin de entrada es en el rango de 4-8 V. Para el tercer paso, la tensin de entrada se compara con 6 V; informa al comparador de la tensin de entrada es mayor que 6 voltios, y el rango de bsqueda se convierte en 6-8 V. Los pasos se continu hasta que la resolucin deseada se alcanza. Una rampa-compare ADC produce una seal en diente de sierra que las rampas hacia arriba o hacia abajo y luego vuelve rpidamente a cero. Cuando se inicia la rampa, un temporizador empieza a contar. Cuando la tensin de rampa coincide con la entrada, un comparador incendios, y el valor del contador de tiempo se registra. Convertidores de rampa programados requieren el menor nmero de transistores. El tiempo de rampa es sensible a la temperatura ya que el circuito de generacin de la rampa es a menudo slo un oscilador simple. Hay dos soluciones: utilizar un contador registrado conducir un DAC y luego usar el comparador de preservar el valor del contador, o calibrar la rampa programada. Una ventaja especial del sistema de rampa de comparacin es que la comparacin de una segunda seal slo requiere otro comparador, y otro registro para almacenar el valor de la tensin. Una muy simple rampa de-convertidor puede ser implementado con un microcontrolador y una resistencia y un condensador. Viceversa, un condensador de llenado se pueden tomar de un integrador, el tiempo al convertidor de amplitud, detector de fase, circuito de muestreo y mantener, o pico y circuito de retencin y dados de alta. Esto tiene la ventaja de que un comparador lenta no puede ser perturbado por los cambios rpidos de entrada. El ADC Wilkinson fue diseado por Wilkinson DH en 1950. El Wilkinson ADC se basa en la comparacin de un voltaje de entrada con la producida por un condensador de carga. Se deja que el condensador para cargar hasta que su voltaje es igual a la amplitud del pulso de entrada. Entonces, se permite que el condensador se descargue linealmente, que produce una tensin en rampa. En el momento en el condensador comienza a descargarse, se inicia un impulso de puerta. El impulso de puerta permanece encendida hasta que el condensador est completamente descargada. As, la duracin del impulso de puerta es directamente proporcional a la amplitud del pulso de entrada. Este impulso de puerta opera una puerta lineal que recibe pulsos desde un oscilador de reloj de alta frecuencia. Mientras que la puerta est abierta, un nmero discreto de pulsos de reloj pase a travs de la puerta lineal y se cuentan por el registro de direccin. El tiempo que la puerta est abierta lineal es proporcional a la amplitud del pulso de entrada, por lo tanto el nmero de impulsos de reloj registrados en el registro de direccin es proporcional tambin. Alternativamente, la carga del condensador podra ser monitoreado, en lugar de la descarga. Un ADC integrador se aplica la tensin de entrada desconocida a la entrada de un integrador y permite que la tensin a la rampa por un perodo de tiempo fijo. A continuacin, una tensin de referencia conocida de polaridad opuesta se aplica al integrador y se le permite a la rampa hasta que la salida del integrador vuelve a cero. El voltaje de entrada se calcula como una funcin de la tensin de referencia, la constante de la pelota perodo de tiempo, y el perodo de tiempo de parada medido. La medicin del tiempo de parada se hace generalmente en unidades de reloj del convertidor, tiempos de integracin ms largos para permitir una mayor resolucin. Del mismo modo, la velocidad del convertidor se puede mejorar por sacrificar la resolucin. Convertidores de este tipo se utilizan en la mayora de los voltmetros digitales para su linealidad y la flexibilidad. Un ADC delta-codificada o contra-rampa tiene un contador arriba-abajo que alimenta un convertidor de digital a analgico. La seal de entrada y el DAC ambos van a un comparador. El comparador controla el contador. El circuito utiliza la retroalimentacin negativa del comparador para ajustar el contador hasta que la salida del DAC es lo suficientemente cerca de la seal de entrada. El nmero se lee desde el contador. Convertidores Delta tienen rangos muy amplios y de alta resolucin, pero el tiempo de conversin depende del nivel de la seal de entrada, a pesar de que siempre tendr un peor caso garantizado. Convertidores Delta suelen ser muy buenas opciones para leer seales del mundo real. La mayora de las seales de los sistemas fsicos no cambian abruptamente. Algunos convertidores combinan los enfoques de aproximacin delta y sucesivas, lo que funciona especialmente bien cuando se conocen las altas frecuencias a ser pequeas en magnitud. Una tubera ADC utiliza dos o ms pasos de subranging. En primer lugar, una conversin gruesa se hace. En un segundo paso, la diferencia de la seal de entrada se determina con un convertidor de digital a analgico. Esta diferencia se convertir, entonces, ms fino, y los resultados se combinan en un ltimo paso. Esto puede ser considerado como un refinamiento de la ADC de aproximaciones sucesivas en el que la seal de referencia de retroalimentacin consiste en la conversin provisional de toda una serie de bits en lugar de slo el bit siguiente ms significativo. Al combinar las ventajas de la aproximacin sucesiva y flash ADC este tipo es rpido, tiene una alta resolucin, y slo requiere un pequeo tamao de la pastilla. A sigma-delta ADC sobremuestreo de la seal deseada en un factor grande y filtra la banda de la seal deseada. En general, un nmero ms pequeo de bits que los que se requieren son convertidos usando un ADC flash despus del filtro. La seal resultante, junto con el error generado por los niveles discretos de la flash, se realimenta y se resta de la entrada al filtro. Esta retroalimentacin negativa tiene el efecto de formacin de ruido el error debido a la flash de modo que no aparece en las frecuencias de seal deseadas. Un filtro digital sigue el ADC que reduce la velocidad de muestreo, los filtros de fuera de seal de ruido no deseada y aumenta la resolucin de la salida. Un ADC tiempo intercalado usa ADCs paralelas M donde cada ADC datos de muestras de cada M: ciclo del reloj muestra efectiva. El resultado es que la frecuencia de muestreo se aumenta M veces en comparacin con lo que cada ADC individual puede manejar. En la prctica, las diferencias individuales entre los ADCs M degradan el rendimiento global reduciendo el SFDR. Sin embargo, existen tecnologas para corregir estos errores de discordancia de tiempo intercalado. Un ADC con intermedio de FM primera etapa utiliza un voltaje al convertidor de frecuencia para convertir la seal deseada en una seal oscilante con una frecuencia proporcional a la tensin de la seal deseada, y luego utiliza un contador de frecuencia para convertir la frecuencia en una cuenta digital proporcional a el voltaje de la seal deseada. Tiempos de integracin ms largos permiten una mayor resolucin. Del mismo modo, la velocidad del convertidor se puede mejorar por sacrificar la resolucin. Las dos partes de la ADC pueden estar ampliamente separadas, con la seal de frecuencia pasa a travs de un opto-aislador o transmitida de forma inalmbrica. Algunos ADCs dicho uso onda sinusoidal o modulacin de frecuencia de onda cuadrada, mientras que otros utilizan modulacin por frecuencia. Estos ADCs fueron una vez la manera ms popular para mostrar una pantalla digital del estado de un sensor analgico remoto.No puede haber otros ADC que utilizan una combinacin de la electrnica y otras tecnologas: Un tiempo de estiramiento de convertidor analgico a digital digitaliza una seal analgica muy amplio ancho de banda, que no puede ser digitalizada por un ADC electrnico convencional, por el tiempo de estiramiento de la seal antes de la digitalizacin. Se utiliza comnmente una interfaz preprocesador fotnico en cuando-estiramiento de la seal, lo que efectivamente retarda la seal en el tiempo y comprime su ancho de banda. Como resultado, un backend ADC electrnico, que habra sido demasiado lento para capturar la seal original, ahora puede capturar esta seal se ralentiz. Para la captura continua de la seal, la interfaz tambin divide la seal en mltiples segmentos, adems de la ampliacin de tiempo. Cada segmento se digitaliza de forma individual por un ADC electrnico separado. Por ltimo, un procesador de seal digital reorganiza las muestras y elimina cualquier distorsin aadido por el interfaz para obtener los datos binarios que es la representacin digital de la seal analgica original.