informe ieee digitales!!.doc

8
SENA (Servicio Nacional de Aprendizaje) Johan Esteben Molano Borbó[email protected] , Duvan Guauta- I. CUESTIONARIO 1. ACTIVIDAD a. Realice un cuadro comparativo de los sistemas digitales combinacionales y sistemas digitales secuenciales: b. Consulte todo lo que pueda sobre los Latch y los Flip- Flop: LATCH (Cerrojo): Es un dispositivo de almacenamiento temporal de dos estados (biestable). Almacenan información asíncrona y pueden ser directamente circuitos secuenciales o se pueden usar para crear Flip – Flops. Tipos: SR, S’R’ y D LATCH SR (set- reset): Es un elemento de memoria más sencillo, es biestable con estado SET y otro RESET (puesta a 1 y 0). Además tiene dos versiones una con entrada activa en alto y otra con entrada activa en bajo. Ejemplo: Cuando Q esta en INFORME F F Y LATCH Sistemas digitales combinacionale s Sistemas digitales secuenciales El valor de sus salidas es función exclusiva de sus entradas sin que intervengan en ningún estado de las entradas y salidas. El valor de sus salidas en un momento dado no depende del valor de entrada, sino que también dependen de un estado anterior. Carecen de memoria y retroalimentac ión. Pueden memorizar un bit de información, dependiendo el circuito. No están controlados por un pulso de reloj es decir son “asíncronos" Tienen dos tipos de funcionamient o “asíncrono” y “síncrono” es decir que algunos trabajan con pulso de reloj y otros no. 1 SERVICIO NACIONAL DE APRENDIZAJE SENA GUÍA DE APRENDIZAJE SISTEMA INTEGRADO DE GESTIÓN Proceso Gestión de la Formación Profesional Integral Procedimiento Ejecución de la Formación Profesional Integral

Upload: johan-molano

Post on 31-Jan-2016

229 views

Category:

Documents


0 download

TRANSCRIPT

Page 1: Informe IEEE Digitales!!.doc

SENA (Servicio Nacional de Aprendizaje)Johan Esteben Molano Borbó[email protected], Duvan [email protected] julian orjuelaMELI 901512-1

I. CUESTIONARIO

1. ACTIVIDAD

a. Realice un cuadro comparativo de los sistemas digitales combinacionales y sistemas digitales secuenciales:

b. Consulte todo lo que pueda sobre los Latch y los Flip- Flop:

LATCH (Cerrojo): Es un dispositivo de almacenamiento temporal de dos estados (biestable). Almacenan información asíncrona y pueden ser directamente

circuitos secuenciales o se pueden usar para crear Flip – Flops.

Tipos: SR, S’R’ y D

LATCH SR (set- reset): Es un elemento de memoria más sencillo, es biestable con estado SET y otro RESET (puesta a 1 y 0). Además tiene dos versiones una con entrada activa en alto y otra con entrada activa en bajo. Ejemplo: Cuando Q esta en alto, Q’ está en bajo y lo mismo en el sentido contrario.

LATCH D CON HABILITACIÓN: Solo tiene una entrada, además de su habilitación. Esta única entrada recibe el nombre de “entrada de datos D”.

FLIP- FLOPS: Son dispositivos síncronos (cambio de estado únicamente con una entrada de disparo denominado reloj). Los cambios de salida se producen sincronizadamente con el reloj. Por otra parte estos dispositivos son sensitivos a la transición de pulso del reloj más que a la duración. Además son circuitos secuenciales que funcionan como unidades de memoria denominados multivibradores biestables (dos estados alto y bajo) y son capaces de memorizar un bit de información.

Tipos: RS, D y JK.

FLIP-FLOP RS: El flip-flop tiene dos entradas R (reset) y S (set). Este flip-flop tiene activas las entradas en el nivel BAJO, lo cual se indica por los circulitos de las entradas R y S. Los flip-flop tienen dos salidas complementarias, que se

INFORME F F Y LATCH

Sistemas digitales combinacionales

Sistemas digitales secuenciales

El valor de sus salidas es función exclusiva de sus entradas sin que intervengan en ningún estado de las entradas y salidas.

El valor de sus salidas en un momento dado no depende del valor de entrada, sino que también dependen de un estado anterior.

Carecen de memoria y retroalimentación.

Pueden memorizar un bit de información, dependiendo el circuito.

No están controlados por un pulso de reloj es decir son “asíncronos"

Tienen dos tipos de funcionamiento “asíncrono” y “síncrono” es decir que algunos trabajan con pulso de reloj y otros no.

1SERVICIO NACIONAL DE APRENDIZAJE SENA

GUÍA DE APRENDIZAJESISTEMA INTEGRADO DE GESTIÓN

Proceso Gestión de la Formación Profesional IntegralProcedimiento Ejecución de la Formación Profesional Integral

Page 2: Informe IEEE Digitales!!.doc

SENA (Servicio Nacional de Aprendizaje)Johan Esteben Molano Borbó[email protected], Duvan [email protected] julian orjuelaMELI 901512-1

denominan Q y 1, la salida Q es la salida normal y 1 = 0.

FLIP-FLOP TIPO D: Resulta muy útil cuando necesita almacenar un único bit de datos (1 o 0), si se añade un inversor a un flip-flop RS obtenemos uno de tipo D básico.

FLIP-FLOP JK: Es versátil y es uno de los tipos de flip-flop más utilizados, el

funcionamiento de este flip-flop es idéntico al de un RS en las condiciones de opresión SET, RESET y de permanencia en estado del NO CAMBIO.

Abstract— In this report we show the behavior of the flip flop and latch and its great advantages and applications used in the world of electronics

Resumen: En este informe evidenciaremos los comportamientos de los flip flops y latchs y sus aplicaciones y grandes ventajas a utilizar en el mundo de la electrónica

I.INTRODUCCIÓN

En este informe evidenciaremos el comportamiento de los F F y los Latch por medio de simulaciones con sus respectivas tablas de verdad y así diseñando su diagrama de tiempos los cuales se utilizan para varios dispositivos electrónicos ya que estos nos ayudan en de forma diferente pero primordial como bien son los F F elementos básicos de memoria capaces de almacenar un numero binario como tambien los Latch que son circuitos biestables asíncronos usados para almacenar información en sistemas lógicos digitales.

II. DESARROLLO

1) Procedemos a realizar los puntos de las guías simulándolos realizando sus respectivas tablas de verdad y así evidenciando el cuadro de diagramas.

1) Funcionamiento de latch SR con entrada activa en nivel alto.

Simulacion

Tabla de verdad

Diagrama de tiempos

2) Dependiendo de esta tabla de verdad pudimos analizar y realizar el cuadro de diagramas como se muestra en la imagen.

Informe Laboratorio

2

Page 3: Informe IEEE Digitales!!.doc

SENA (Servicio Nacional de Aprendizaje)Johan Esteben Molano Borbó[email protected], Duvan [email protected] julian orjuelaMELI 901512-1

Diagrama de tiempos

3) Funcionamiento de latch SR con entrada activa en nivel Bajo

Tabla de verdad

Diagrama de tiempos

Simulacion

4) En el siguiente punto según la tabla de verdad realizamos el cuadro de diagramas como se muestra en la imagen.

Tabla de verdad

Cuadro de diagramas

5) Funcionamiento de latch SR con entrada activa de validación

Simulacion latch sr con enrada activa de validacion

tabla de verdad

3

Page 4: Informe IEEE Digitales!!.doc

SENA (Servicio Nacional de Aprendizaje)Johan Esteben Molano Borbó[email protected], Duvan [email protected] julian orjuelaMELI 901512-1

Diagrama de tiempos

6) En este punto de la guia partimos de la tabla de verdad que nos dan para asi realizar el cuadro de diagramas.

Tabla de verdad

Cuadro de diagramas

7) Funcionamiento de latch D

Circuito simulado

Tabla de verdad

Cuadro de diagramas

8) Funcionamiento de Flip-Flop SR (flanco subida)

Circuito flip-flop sr por flanco de subida.

4

Page 5: Informe IEEE Digitales!!.doc

SENA (Servicio Nacional de Aprendizaje)Johan Esteben Molano Borbó[email protected], Duvan [email protected] julian orjuelaMELI 901512-1

Diagrama de tiempos

Tabla de verdad

ANALISIS DE RESULTADOS

Observamos que estos flip flop son componentes los cuales nos sirven para almacenar un numero binario el cual permanece indefinidamente en uno de sus dos estados aunque haya desaparecido la señal de excitación la cual provoco su transición al estado actual

En cuanto a los latches como bien sabemos son dispositivos biestables asíncronos que a diferencia de los flip flops no tiene entrada de reloj y cuyo cambio en los estados de salida es función del estado presente en las entradas y de los estados previos en las salidas .

III. CONCLUSIONES

Que los circuitos combinacionales producen salidas inmediatamente que después de que sus entradas cambian.(latches)

Que los circuitos secuenciales requieren de la señal de reloj para producir cambios en las salidas.(F-F)

REFERENCIAS

-Procedimiento de observacion realizado en clase

5

Page 6: Informe IEEE Digitales!!.doc

SENA (Servicio Nacional de Aprendizaje)Johan Esteben Molano Borbó[email protected], Duvan [email protected] julian orjuelaMELI 901512-1

6