familias lógicas evolución cronológica

17
Familias Lógicas Evolución cronológica

Upload: others

Post on 14-Nov-2021

10 views

Category:

Documents


0 download

TRANSCRIPT

Page 1: Familias Lógicas Evolución cronológica

Familias Lógicas – Evolución cronológica

Page 2: Familias Lógicas Evolución cronológica

Familias Lógicas – Cuadro de Mérito

Page 3: Familias Lógicas Evolución cronológica

Familias Lógicas – Cuadro comparativo

Page 4: Familias Lógicas Evolución cronológica

Familias Lógicas – Cuadro comparativo

Page 5: Familias Lógicas Evolución cronológica

FAMILIAS LÓGICAS - Interconectividad

VOHmin VIHmin>

VOLmax VILmax<

IOHmax IIHmax>

IOLmax IILmax>

SALIDA ENTRADA

Familia A

Familia B

Page 6: Familias Lógicas Evolución cronológica

PARAMETRO 4000B HCMOS AHCMOS TTL TTL LS TTL AS TTL ALS

VIHmin 3,5 V 3,5 V 3,85 V 2 V 2 V 2 V 2 V

VILmax 1,5 V 1 V 1,65 V 0,8 V 0,8 V 0,8 V 0,8 V

VOHmin 4,9 V 4,9 V 3,8 V 2,4 V 2,7 V 2,7 V 2,7 V

VOHmax 0,1 V 0,1 V 0,44 V 0,4 V 0,4 V 0,4 V 0,4 V

IIHmax 1 μA 1 μA 1 μA 40 μA 20 μA 200 μA 20 μA

IILmax –1 μA –1 μA –1 μA –1,6 mA –400 μA –2 mA –100μA

IOHmax –160 μA –4 mA –8 mA –400 μA –400 μA –2 mA –400 μA

IOLmax 440 μA 4 mA 8 mA 16 mA 8 mA 20 mA 4 mA

FAMILIAS LÓGICAS - Interconectividad

Page 7: Familias Lógicas Evolución cronológica

Interconectividad - CMOS a TTL

TTL TTL LS

TTL ASTTL ALS

Page 8: Familias Lógicas Evolución cronológica

Interconectividad - TTL a CMOS

TTL

TTL ALS

TTL LS

TTL AS

Page 9: Familias Lógicas Evolución cronológica

Interconectividad - Familias con ≠ VCC

Page 10: Familias Lógicas Evolución cronológica

Entradas no utilizadas

CMOS TTL

ZA

ZA

VCC

ZA

ZA

VCC

RS

número de entradas conectadas

corriente de entrada nivel alto (tip.=40μA)

valor mínimo de la tensión de alimentación

máximo pico de la tensión de alimentación

(aprox. 7V)

Page 11: Familias Lógicas Evolución cronológica

Interfases - Salida a LEDs

Page 12: Familias Lógicas Evolución cronológica

Interfases - Salida a Relés

Page 13: Familias Lógicas Evolución cronológica

+VCC

+VCC

+VCC

Ruido

Inductancias mutuas con otras líneas de circuito

Acoplamientos capacitivos entre líneas del circuito

Señales de c.a. superpuestas a la

tensión de alimentación

Señales de RF desde fuentes

externas

Impedancias propias o espurias en las líneas del circuito

Page 14: Familias Lógicas Evolución cronológica

Ruido – Causas y Tratamiento

ORIGEN DE RUIDO DESCRIPCIÓN TECNICAS DE REDUCCIÓN

Ruido ExternoEspurios originados por circuitos de disparo, escobillas de motores, contactos de relés y contactores, campos magnéticos.

Blindaje (conectado a masa)

Filtrado

Desacoplamiento de fuente

Acoplamiento (Power Line)

Señales de c.c. o c.a. inducidas o generadas en las fuentes de alimentación.

Inducción Cruzada (Cross-Talk)

Señales inducidas en un circuito por la presencia de otro cercano, o en una línea de un circuito por otra cercana.

Señal de CorrienteRuido originado por impedancias de origen errático que aparecen en un circuito.

Pico de CorrienteRuido generado por los cambios de impedancias de las etapas de salidas de las compuertas en las conmutaciones.

Reflexión en líneas de transmisión

Ruido originado por líneas de transmisión desadaptadas o no terminadas en su impedancia característica.

Adaptación de impedancias

Page 15: Familias Lógicas Evolución cronológica

Ruido – Cross-Talk

l = 25 cm

Page 16: Familias Lógicas Evolución cronológica

Ruido – Filtrado y Desacoplamiento

RxTx

VCCVCC

C ≥ΔICC

NMtpd máx

Para CMOS (74HC):

ΔICC = 4 x 1,5 mA = 6 mA

NM = 1 V

tpd máx = 20 nseg.

C ≥ 120 pF

Page 17: Familias Lógicas Evolución cronológica

Bibliografía sugerida

Wakerly, J. F. Diseño Digital – Principios y Prácticas. (F)

- Capítulo 3

Texas Instruments Notas de Aplicación SCLA007 HCMOS Design Considerations ; SDYA009C Designing With Logic ; SCLA011 SN54/74HCT CMOS Logic Family Applications and Restrictions(W)

Texas Instruments Logic Selection Guide (W)

Texas Instruments Designed with TTL Integrated Circuits (W)

- Capítulo 5