ejercicios capitulo 1 vhdl

Post on 08-Nov-2015

18 Views

Category:

Documents

1 Downloads

Preview:

Click to see full reader

DESCRIPTION

Ejercicios Capitulo 1 VHDL, David G. Maxinez, Jessica Alcalá

TRANSCRIPT

1.1 Qu significa monoltico?El trmino se deriva de las races griegas mono y lithos que significan uno y piedra, es decir una sola piedra, en circuitos integrados quiere decir que el circuito est construido sobre un nico cristal de silicio. 1.2 Cul es el significado de las siglas ASIC?Circuitos integrados desarrollados para aplicaciones especficas.1.3 Cules son las categoras de tecnologas de fabricacin de CI?Diseo totalmente a la media (Full-Custom)Matrices de puertas predifundidas (Semi- custom/gate arrays)Celdas estndares pre- caracterizadas (Semi- custom/standard cells)Lgica programable (FPGA, CPLD)1.4 Describa en qu consiste el diseo Full Custom.Total libertad de diseo, pero el desarrollo requiere todas las etapas del proceso de fabricacin: preparacin de la oblea o base, crecimiento epitaxial, difusin de impurezas, implantacin de iones, oxidacin, fotolitografa, metalizacin y limpieza qumica.1.5 Mencione las caractersticas ms relevantes del diseo Full Custom.Los riesgos y costos son muy elevados; slo se justifican ante grandes volmenes o proyectos con restricciones (rea, velocidad, consumo de potencia, etctera).1.6 Cul es el significado de las siglas PLD?Dispositivos Lgicos Programables.1.7 Qu tienen en comn los dispositivos PROM, PLA, PAL, GAL y los CPLD y FPGA?Todos son Dispositivos lgicos programables.1.8 Qu es OLMC?(Output logic macrocell), macrocelda lgica de salida.1.9 Cul es el significado de las siglas CPLD y FPGA?Dispositivo lgico programable complejo, arreglos de compuertas programables en campo1.10 Describa cmo se encuentra estructurado un CPLD.Un circuito CPLD consiste en un arreglo de mltiples PLD agrupados como bloques en un chip, cada CPLD contiene mltiples bloques lgicos (similares al GAL22V10) conectados por medio de seales canalizadas desde la interconexin programable (PI) y se encarga de interconectar los bloques lgicos y los bloques de entrada/salida del dispositivo sobre las redes apropiadas.1.11 Describa la estructura de un FPGA en trminos generales.Un FPGA est formado por arreglos de bloques lgicos configurables (CLB), que se comunican entre ellos y con las terminales de entrada/salida (E/S) por medio de alambrados llamados canales de comunicacin.1.12 Qu es un compilador lgico?Es un software que se encarga de procesar y sintetizar el diseo.1.13 Cul es el significado de las siglas VHDL?Representa la combinacin de VHSIC y HDL, donde VHSIC es el acrnimo de Very High Speed Integrated Circuit (Circuito Integrado de Muy Alta Velocidad) y HDL es a su vez el acrnimo de Hardware Description Language (lenguaje de descripcin en hardware).1.14 Qu significado tienen las siglas VHSIC?Very High Speed Integrated Circuit (Circuito Integrado de Muy Alta Velocidad)1.15 Describa tres ventajas de la programacin en VHDL.a. Notacin formal. Los circuitos integrados VHDL cuentan con una notacin que permite su uso en cualquier diseo electrnico.b. Reutilizacin del cdigo. El uso de VHDL como lenguaje estndar permite reutilizar los cdigos en diversos diseos, sin importar que hayan sido generados para una tecnologa (CMOS, bipolar, etc.) e implementacin (FPGA, ASIC, etc.) en particular.c. Disponibilidad pblica. VHDL es un estndar no sometido a patente o marca registrada alguna, por lo que cualquier empresa o institucin puede utilizarla sin restricciones. Adems, dado que el IEEE lo mantiene y documenta, existe la garanta de estabilidad y soporte.1.16 Cules son las compaas ms importantes en la fabricacin de dispositivos lgicos programablesa. Altera Corporationb. Cypress semiconductorc. Clear logicd. Motorolae. Xilinx

top related