informe compuertas logicas laboratorio

22
ESCUELA POLITÉCNICA DEL EJÉRCITO SEDE LATACUNGA CARRERA DE INGENIERÍA AUTOMOTRIZ INFORME # 2 DE SISTEMAS DIGITALES Nivel: Quinto Mecatrónica Fecha: 04/04/2013 Paralelo: “A” Nombre: Víctor Jiménez A. TEMA. La Compuerta Lógica NOT. B. OBJETIVOS. o Conocer el uso de la compuerta NOT, su distribución interna. o Identificar los terminales de entrada y salida de la compuerta NOT. o Comprobar la tabla de verdad de la compuerta. C. MATERIALES Y EQUIPOS. Fuentes regulables en voltaje y corriente. Multímetro digital. Proto Board. Cables de Conexión.

Upload: fernando-marin-quevedo

Post on 21-Jan-2016

275 views

Category:

Documents


9 download

DESCRIPTION

dogitales

TRANSCRIPT

Page 1: Informe Compuertas Logicas Laboratorio

ESCUELA POLITÉCNICA DEL EJÉRCITO

SEDE LATACUNGA

CARRERA DE INGENIERÍA AUTOMOTRIZ

INFORME # 2 DE SISTEMAS DIGITALES

Nivel: Quinto Mecatrónica Fecha: 04/04/2013 Paralelo: “A”

Nombre: Víctor Jiménez

A. TEMA.

La Compuerta Lógica NOT.

B. OBJETIVOS.o Conocer el uso de la compuerta NOT, su distribución interna.

o Identificar los terminales de entrada y salida de la compuerta NOT.

o Comprobar la tabla de verdad de la compuerta.

C. MATERIALES Y EQUIPOS. Fuentes regulables en voltaje y corriente.

Multímetro digital.

Proto Board.

Cables de Conexión.

C.I. 74LS04.

D. MARCO TEORICO.Compuerta lógica

Una puerta lógica, o compuerta lógica, es un dispositivo electrónico el cual es la expresión física de un operador booleano en la lógica de conmutación. Cada puerta lógica consiste en una red de dispositivos

Page 2: Informe Compuertas Logicas Laboratorio

interruptores que cumple las condiciones booleanas para el operador particular. Son esencialmente circuitos de conmutación integrados en un chip.Las compuertas lógicas son dispositivos que operan con aquellos estados lógicos de esta manera.

Figura 1: Diagrama en bloque de una compuerta lógica.

Compuerta NOT

Se trata de un inversor, es decir, invierte el dato de entrada, por ejemplo; si pongo su entrada a 1 (nivel alto) obtendrás en su salida un 0 (o nivel bajo), y viceversa. Esta compuerta dispone de una sola entrada. Su operación lógica es s igual a a invertida.

Figura 2: Representación de la compuerta NOT.

E. PROCEDIMIENTO. Dibujar la distribución Interna del circuito integrado 74LS04

Identificar los terminales de la Compuerta NOT.

Terminal 14: VccTerminal 7: GNDTerminales 1, 3, 5, 9, 11, 13: entradaTerminales 2, 4, 6, 8, 10, 12: salida

Diseñe un circuito para construir una compuerta lógica de afirmación con

dos compuertas NOT

Page 3: Informe Compuertas Logicas Laboratorio

Arme el circuito de la figura.

1 2220A

Coloque los niveles altos y bajos para completar la tabla1 (1 = led encendido, 0 = led apagado).

A X0 11 0Tabla 1

Arme el circuito para formar la operación lógica de afirmación. Llenar la tabla 2.

A X0 01 1

Tabla 2

F. Análisis de Resultados.

Al activar el dip switch o voltaje que correspondiente a un 1 lógico a la

compuerta NOT y se obtiene a la salida un 0 lógico, y ocurre lo contario

al desactivar el dip switch comprobando la tabla de verdad en la tabla 1.

Figura 1. Compuerta lógica afirmación con dos compuertas lógicas NOT.

Figura 2. Compuerta lógica NOT

Page 4: Informe Compuertas Logicas Laboratorio

En la tabla 2 se verifica que al realizar la doble negación de la variable de

entrada obtenemos a la salida la misma variable de entrada.

G. Cuestionario.

a. ¿Con la operación lógica NOT, la salida es alta si la entrada es?La salida es un 0 (nivel bajo lógico)

b. ¿Al realizar la doble negación de la variable de entrada la salida es?La misma variable de entrada

c. ¿La operación NOT genera el resultado de 0 si la variable de entrada es?La variable de entrada es 1 lógica

H. Conclusiones.

Mediante dos compuertas NOT se obtiene una doble negación lo que

equivale a la misma variable de entrada.

I. Recomendaciones.

Polarizar el circuito integrado acorde al diagrama del Datashet caso

contrario se quemara la compuerta, el voltaje máximo que soporta la

compuerta es de 5v DC.

J. Referencias Bibliográfica.

ENLACES

http://www.parl.clemson.edu/~wjones/371/chips/7404.pdf. Consultado

el 28/03/2013.

K. Anexos del Circuito del Laboratorio.

Page 5: Informe Compuertas Logicas Laboratorio

A. TEMA

La Compuerta Lógica OR.

B. OBJETIVOS.o Conocer el uso de la compuerta OR, y su distribución interna.

o Identificar los terminales de entrada y salida de la compuerta OR.

o Comprobar la tabla de verdad de la compuerta.

C. MATERIALES Y EQUIPOS. Fuentes regulables en voltaje y corriente.

Multímetro digital.

Proto Board.

Cables de Conexión.

C.I. 74LS32.

D. MARCO TEORICO.Compuerta lógicaUna puerta lógica, o compuerta lógica, es un dispositivo electrónico el cual es la expresión física de un operador booleano en la lógica de conmutación. Cada puerta lógica consiste en una red de dispositivos interruptores que cumple las condiciones booleanas para el operador particular. Son esencialmente circuitos de conmutación integrados en un chip.Las compuertas lógicas son dispositivos que operan con aquellos estados lógicos de esta manera

Figura 1: Diagrama en bloque de una compuerta lógica.

Compuerta OR

Posee dos entradas como mínimo y la operación lógica, será una suma entre ambas.

Page 6: Informe Compuertas Logicas Laboratorio

Figura 2: Representación de la compuerta OR.

E. PROCEDIMIENTO Dibujar la distribución Interna del circuito integrado 7432.

Identificar los terminales.

Terminal 14: VccTerminal 7: GNDTerminales 1, 4, 10, 13: variable de entrada 1Terminales 2, 5, 9, 12: variable de entrada 2Terminales 3, 6, 8, 11: salida

Diseñe un circuito para construir una compuerta lógica OR de 3 entradas

utilizando compuertas lógicas OR de 2 entradas.

Diseñe un circuito para construir una compuerta lógica OR de 2 entradas

utilizando compuertas lógicas NAND.

Figura3. Compuerta lógica OR de 3 entradas

Figura 4. Compuerta lógica NAND

Page 7: Informe Compuertas Logicas Laboratorio

Arme el circuito de la figura.

1

23

330

Coloque los niveles altos y bajos para completar la tabla1, (1 = led encendido, 0 = led apagado).

A B X0 0 00 1 11 0 11 1 1

Tabla 1

Arme el circuito diseñado con compuertas NAND. Y llene la tabla 2.

A B X0 0 00 1 11 0 11 1 1

Tabla 2

Arme el circuito de la compuerta OR de tres entradas y complete la tabla 3.

A B C X0 0 0 00 0 1 10 1 0 10 1 1 11 0 0 11 0 1 11 1 0 11 1 1 1

Tabla 3

F. Análisis de Resultados.

En la tabla 1 se verifica el funcionamiento de la compuerta lógica OR, ya que al

activar el dip which en 1 lógico si cualquiera de sus entradas sean un 1 lógico

se va a encender el led mientras cuando las entradas A y B estén en 0 lógico

va a permanecer apagado el led.

Figura 5. Compuerta lógica OR

Page 8: Informe Compuertas Logicas Laboratorio

Para obtener una compuerta lógica OR de 3 entradas se arma el circuito de la

figura 3 con lo que se obtienen un 1 lógico siempre que al menos uno de los dip

switch este encendido, excepto cuando todas las entradas son cero y el led

está apagado.

G. Cuestionario.

a. ¿En la operación lógica OR, 1+1+1+1 =?1+1+1+1 =1

b. ¿Para la operación OR, la expresión Y = B+1, cual es el valor de Y?Y = B+1=1

c. ¿La operación lógica OR el resultado es 0 si las variables de entrada son: ?Si las entradas A y B son cero

H. Conclusiones.

Para que el funcionamiento de una compuerta lógica OR el led

permanecerá apagado si las entradas de los dip switch son cero, mientras

que siempre que al menos una entrada del dip switch esta encendida el led

se prenderá.

I. Recomendaciones.

Se debe revisar el Datashet para polarizar el circuito integrado con un

máximo de 5v DC y tierra sino el circuito integrado no funcionará.

J. Referencias Bibliográfica.

ENLACES

http://www.alldatasheet.es/datasheet-pdf/pdf/12608/ONSEMI/7400.html .

Consultado el 30/03/2013

http://www.alldatasheet.es/datasheet-pdf/pdf/51073/FAIRCHILD/7432.html.

Consultado el 30/03/2013.

K. Anexos del Circuito del Laboratorio.

Page 9: Informe Compuertas Logicas Laboratorio
Page 10: Informe Compuertas Logicas Laboratorio

A. TEMA

La Compuerta Lógica AND.

B. OBJETIVOS.Conocer el uso de la compuerta AND, y su distribución interna.Identificar los terminales de entrada y salida de la compuerta AND.

Comprobar la tabla de verdad de la compuerta.

C. MATERIALES Y EQUIPOS. Fuentes regulables en voltaje y corriente.

Multímetro digital.

Proto Board.

Cables de Conexión.

C.I. 74LS08.

D. MARCO TEORICO.Compuerta lógicaUna puerta lógica, o compuerta lógica, es un dispositivo electrónico el cual es la expresión física de un operador booleano en la lógica de conmutación. Cada puerta lógica consiste en una red de dispositivos interruptores que cumple las condiciones booleanas para el operador particular. Son esencialmente circuitos de conmutación integrados en un chip.Las compuertas lógicas son dispositivos que operan con aquellos estados lógicos de esta manera

Figura 1: Diagrama en bloque de una compuerta lógica.

Compuerta AND

Una compuerta AND tiene dos entradas como mínimo y su operación lógica es un producto entre ambas, no es un producto aritmético, aunque en este caso coincidan.

Figura 2: Representación de la compuerta AND.

Page 11: Informe Compuertas Logicas Laboratorio

E. PROCEDIMIENTO Dibujar la distribución interna del circuito integrado 7408.

Identificar Los terminales.

Terminal 14: VccTerminal 7: tierraTerminales 1, 4, 10, 13: variable de entrada 1Terminales 2, 5, 9, 12: variable de entrada 2Terminales 3, 6, 8, 11: salida

Diseñe un circuito para construir una compuerta lógica AND de 3 entradas utilizando compuertas lógicas AND de 2 entradas.

Diseñe un circuito para construir una compuerta lógica AND de 2 entradas utilizando compuertas lógicas NOR.

Figura 6. Compuerta lógica AND de 3 entradas

Figura 7. Compuerta lógica AND utilizando compuertas lógicas NOR

Page 12: Informe Compuertas Logicas Laboratorio

Arme el circuito de la figura.

1

23 330

A

B

Figura 8:Compuerta lógica AND

Coloque los niveles altos y bajos para completar la tabla1, (1 = led encendido, 0 = led apagado).

A B X0 0 00 1 01 0 01 1 1

Tabla 1

Arme el circuito diseñado con compuertas NOR. Y llene la tabla 2.

A B X0 0 00 1 01 0 01 1 1

Tabla 2

Arme el circuito de la compuerta AND de tres entradas y complete la tabla 3.

A B C X0 0 0 00 0 1 00 1 0 00 1 1 01 0 0 01 0 1 01 1 0 01 1 1 1

Tabla 3

Page 13: Informe Compuertas Logicas Laboratorio

F. Análisis de Resultados.

Una operación AND se obtendrá un 1 cuando el led este encendido cuando el

valor de todas las entradas sea 1 y al estar en cero significa que no existe paso

de voltaje.

G. Cuestionario.

a. ¿La Operación AND 1.1.1.1 = 1?Verdadero

b. ¿Para la operación AND, la expresión Y= B.1 es igual a:?Y= B.1=B

c. ¿La operación AND genera el resultado de uno cuando las variables de entrada son: Que todos sean 1

H. Conclusiones.

En la compuerta lógica AND siempre que una de las entradas sea un cero

lógico el led permanecerá apagado el led, mientras que cuando las dos

entradas tengan un 1 lógico el led se prenderá.

I. Recomendaciones.

Para evitar errores en su conexión y polarización se revisa el Datashet para

el C.I. 70LS02 el cual es una compuerta lógica NOR.

J. Referencias Bibliográfica.

ENLACES

http://www-meg.phys.cmu.edu/physics_33228/spec_sheets/7402.pdf .

Consultado el 30/03/2013

http://www.datasheetcatalog.org/datasheets/166/500074_DS.pdf . Consultado

el 30/03/2013

K. Anexos del Circuito del Laboratorio.

Page 14: Informe Compuertas Logicas Laboratorio
Page 15: Informe Compuertas Logicas Laboratorio

A. TEMA

La Compuerta Lógica Ex - OR.

B. OBJETIVOS.Conocer el uso de la compuerta EX - OR, y su distribución interna.Identificar los terminales de entrada y salida de la compuerta EX - OR.Comprobar la tabla de verdad de la compuerta.

C. MATERIALES Y EQUIPOS. Fuentes regulables en voltaje y corriente.

Multímetro digital.

Proto Board.

Cables de Conexión.

C.I. 74LS86.

D. MARCO TEORICO.

Compuerta lógica

Una puerta lógica, o compuerta lógica, es un dispositivo electrónico el cual es la expresión física de un operador booleano en la lógica de conmutación. Cada puerta lógica consiste en una red de dispositivos interruptores que cumple las condiciones booleanas para el operador particular. Son esencialmente circuitos de conmutación integrados en un chip.

Las compuertas lógicas son dispositivos que operan con aquellos estados lógicos de esta manera

Figura 1: Diagrama en bloque de una compuerta lógica.

Compuerta OR-EX o XOR

Es OR Exclusiva en este caso con dos entradas y lo que hará con ellas será una suma lógica entre a por b invertida y a invertida por b.

Page 16: Informe Compuertas Logicas Laboratorio

Figura 2: Representación de la compuerta EX - OR

E. PROCEDIMIENTO Dibujar la distribución Interna del circuito integrado 7486.

Identificar Los terminales.

Terminal 14: VccTerminal 7: tierraTerminales 1, 4, 10, 13: variable de entrada 1Terminales 2, 5, 9, 12: variable de entrada 2Terminales 3, 6, 8, 11: salida

Diseñe un circuito para construir una compuerta lógica Ex - OR utilizando compuertas lógicas AND, OR, NOT.

Utilizando el C.I. 7486 y un 7404 construir una compuerta EX – NOR.

Figura 9. Compuerta lógica ExOR utilizando compuertas lógicas AND, OR, NOT

Figura 10. Compuerta lógica EX – NOR

Page 17: Informe Compuertas Logicas Laboratorio

Arme el circuito de la figura.

1

23 330

A

B

Coloque los niveles altos y bajos para completar la tabla1, (1 = led encendido, 0 = led apagado).

A B X0 0 00 1 11 0 11 1 0

Tabla 1

Arme el circuito diseñado con el 7486 y 7404. Y llene la tabla 2.

A B X0 0 00 1 11 0 11 1 0

Tabla 2

F. Análisis de Resultados.

En la operación EX -OR se obtiene un valor de 0 a la salida si a la entrada

son todos 1 o 0, y esto se comprueba cuando se visualiza el led apagado y

así comprobamos la tabla 1.

G. Cuestionario.

a. ¿Para la operación lógica EX – OR la salida es un 1L si una entrada es?Un cero 0 lógico y un 1lógico y viceversa

b. ¿La operación EX – OR genera el resultado de 0 si todas las variables de entrada son?Cuando las entradas son iguales

Figura 11. Compuerta lógica EX – OR

Page 18: Informe Compuertas Logicas Laboratorio

H. Conclusiones

A la salida de la compuerta lógica EX.OR cuando las entradas son iguales

(cero lógico o un uno lógico), el led permanece apagado, mientras que en

las demás combinaciones de la tabla de verdad el led se encenderá.

I. Recomendaciones.

Polarizar el circuito integrado de acuerdo al esquema del Datashet con un

voltaje no superior a los 5v DC.

J. Referencias Bibliográfica.

ENLACES

http://www.classiccmp.org/rtellason/chipdata/dm7486.pdf. Consultado el

30/03/2013

K. Anexos del Circuito del Laboratorio.

Page 19: Informe Compuertas Logicas Laboratorio